A built-in self-testable bit-slice processor / Ibrahim Abubakr M.
| المؤلف الرئيسي: | Abubakr M., Ibrahim |
|---|---|
| التنسيق: | أطروحة |
| منشور في: |
1995
|
| الموضوعات: |
مواد مشابهة
Verilog design of input/output processor with built-in-self-test
حسب: Goh, Keng Hoo
منشور في: (2007)
حسب: Goh, Keng Hoo
منشور في: (2007)
Multi-core 16-bit CPUs for PLC processor
حسب: Gan, Chi Qian
منشور في: (2022)
حسب: Gan, Chi Qian
منشور في: (2022)
Software-based self-test with scan design at register transfer level for 16-bit RISC processor
حسب: Ang, Kim Chuan
منشور في: (2010)
حسب: Ang, Kim Chuan
منشور في: (2010)
Design for testability method at register transfer level
حسب: Paraman, Norlina
منشور في: (2016)
حسب: Paraman, Norlina
منشور في: (2016)
VHDL design of A 32-Bit RISC processor core for FPGA implementation
حسب: Marsono, Muhammad Nadzir
منشور في: (2001)
حسب: Marsono, Muhammad Nadzir
منشور في: (2001)
Verilog design of a 256-bit AES crypto processor core
حسب: Lai, Yit Pin
منشور في: (2007)
حسب: Lai, Yit Pin
منشور في: (2007)
Design and implementation of 16 bit DSP core processor using field programmable gate array (FPGA)
حسب: Abdul Rahman, Abdul Aziz
منشور في: (2003)
حسب: Abdul Rahman, Abdul Aziz
منشور في: (2003)
System-on-chip (SoC) testing using adhoc high-level design for-testability method
حسب: Cheng, Chen Kong
منشور في: (2009)
حسب: Cheng, Chen Kong
منشور في: (2009)
A parallel built-in self-test design for photon counting array
حسب: Png, Ricky Keh Jing
منشور في: (2022)
حسب: Png, Ricky Keh Jing
منشور في: (2022)
Modified pattern generator of built-in self test for sequential circuits with reduced test time
حسب: Muhamad Amin, Muhamad Ridzuan Radin
منشور في: (2011)
حسب: Muhamad Amin, Muhamad Ridzuan Radin
منشور في: (2011)
Spectrum slicing of a broadband light source
حسب: Mohamed Shabeer, Mohamed Shabeer
منشور في: (2006)
حسب: Mohamed Shabeer, Mohamed Shabeer
منشور في: (2006)
Fsm-Based Enhanced March C- Algorithm For Memory Built-In Self-Test
حسب: CH’NG , MING ZONG
منشور في: (2017)
حسب: CH’NG , MING ZONG
منشور في: (2017)
The role of playground games in the syntactic development in Sudanese children / Abubakr Abdalgadir Mohammed Abdalla
حسب: Mohammed Abdalla, Abubakr Abdalgadir
منشور في: (2012)
حسب: Mohammed Abdalla, Abubakr Abdalgadir
منشور في: (2012)
ARM processor emulator
حسب: Mohd. Hashim, Mohamad Hasruzairin
منشور في: (2015)
حسب: Mohd. Hashim, Mohamad Hasruzairin
منشور في: (2015)
An efficient march (5n) FSM-based Memory Built-in Self-Test (MBIST) architecture with diagnosis capabilities
حسب: Ng, Kok Heng
منشور في: (2022)
حسب: Ng, Kok Heng
منشور في: (2022)
Implementation of barrel shifter and multiplier for the DLX processor
حسب: Goh, Teng Sun
منشور في: (2008)
حسب: Goh, Teng Sun
منشور في: (2008)
Implementation of embedded in-circuit emulator for DLX processor
حسب: Bee Wooi, Khaw
منشور في: (2008)
حسب: Bee Wooi, Khaw
منشور في: (2008)
A VLSI computing structure array processor
حسب: Loh, Sun Meng
منشور في: (1993)
حسب: Loh, Sun Meng
منشور في: (1993)
Stream processor architecture – streaming memory system
حسب: Ngo, Wai Loon
منشور في: (2015)
حسب: Ngo, Wai Loon
منشور في: (2015)
Development of a new arm processor evaluation board
حسب: Murugesu, Ganesan V.
منشور في: (2009)
حسب: Murugesu, Ganesan V.
منشور في: (2009)
Design of the streaming processor architecture for microkernel controller and ALU
حسب: Anuar, Nuhairi
منشور في: (2015)
حسب: Anuar, Nuhairi
منشور في: (2015)
Instruction set simulator development for altera NIOS 2 processor
حسب: Teh, Fu Sun Ivan
منشور في: (2008)
حسب: Teh, Fu Sun Ivan
منشور في: (2008)
An FPGA implementation of RSA processor core for public-key cryptosystem
حسب: Tan, Siang Lin
منشور في: (2001)
حسب: Tan, Siang Lin
منشور في: (2001)
Block-based neural network mapping on graphics processor unit
حسب: Ong, Chin Tong
منشور في: (2015)
حسب: Ong, Chin Tong
منشور في: (2015)
The use of convolutional coding to reduce bit error rate in CDMA
حسب: Mohamad Noor, Norhayati
منشور في: (2001)
حسب: Mohamad Noor, Norhayati
منشور في: (2001)
Fast fourier transform module for implementation in Nios II embedded processor
حسب: Ahmed, Hisham Azhari
منشور في: (2008)
حسب: Ahmed, Hisham Azhari
منشور في: (2008)
RTL design of SHA-512 processor core for secure message hashing
حسب: Chua, Lee Ping
منشور في: (2008)
حسب: Chua, Lee Ping
منشور في: (2008)
Verilog design of bist on AES256 processor core with FPGA implementation
حسب: Hew, Kean Yung
منشور في: (2008)
حسب: Hew, Kean Yung
منشور في: (2008)
FPGA-based design of a math co-processor for the Amir CPU
حسب: Tan, Arthur Foo Yen
منشور في: (2020)
حسب: Tan, Arthur Foo Yen
منشور في: (2020)
8192 bit Rivest-Shamir-Adleman data encryption hardware accelerator
حسب: Chew, Yen Wen
منشور في: (2015)
حسب: Chew, Yen Wen
منشور في: (2015)
Low cost loosely coupled parallel processing system using standard processor
حسب: Awang Ahmad, Zahari
منشور في: (2009)
حسب: Awang Ahmad, Zahari
منشور في: (2009)
VLSI Design of a neurohardware processor implementing the Kohonen Neural Network algorithm
حسب: Rajah, Avinash
منشور في: (2005)
حسب: Rajah, Avinash
منشور في: (2005)
Design of a lan interfacing module for a softcore processor AMIR CPU
حسب: Lim, Hui Teng
منشور في: (2020)
حسب: Lim, Hui Teng
منشور في: (2020)
The RTL design of 32-bit RISC processor using verilog HDL
حسب: Manab, Hafizul Hasni
منشور في: (2012)
حسب: Manab, Hafizul Hasni
منشور في: (2012)
Bit error rate performance analysis for next generation mobile communication systems
حسب: Ahmed, Alaaeldin Bashir
منشور في: (2008)
حسب: Ahmed, Alaaeldin Bashir
منشور في: (2008)
Bit error performance of multicarrier DPSK modulation for Rayleigh fading radio channels
حسب: Er , Yong Hwa
منشور في: (2004)
حسب: Er , Yong Hwa
منشور في: (2004)
Design and construction of GMSK bit error rate measurement system for PCN applications
حسب: Syed Yusof, Sharifah Kamilah
منشور في: (1994)
حسب: Syed Yusof, Sharifah Kamilah
منشور في: (1994)
VHDL modelling and asic design of a shortest-path processor core for network routing
حسب: Teoh, Giap Seng
منشور في: (2003)
حسب: Teoh, Giap Seng
منشور في: (2003)
Implementation of direct torque control of brushless DC motor utilizing digital signal processor
حسب: Noor Azam, Ahmad Faiz
منشور في: (2015)
حسب: Noor Azam, Ahmad Faiz
منشور في: (2015)
Design of an advanced encryption standard crypto-processor core for field programmable gate array implementation
حسب: Ismail, Mohd. Izuan
منشور في: (2006)
حسب: Ismail, Mohd. Izuan
منشور في: (2006)
مواد مشابهة
-
Verilog design of input/output processor with built-in-self-test
حسب: Goh, Keng Hoo
منشور في: (2007) -
Multi-core 16-bit CPUs for PLC processor
حسب: Gan, Chi Qian
منشور في: (2022) -
Software-based self-test with scan design at register transfer level for 16-bit RISC processor
حسب: Ang, Kim Chuan
منشور في: (2010) -
Design for testability method at register transfer level
حسب: Paraman, Norlina
منشور في: (2016) -
VHDL design of A 32-Bit RISC processor core for FPGA implementation
حسب: Marsono, Muhammad Nadzir
منشور في: (2001)